Thread Rating:
  • 0 Vote(s) - 0 Average
  • 1
  • 2
  • 3
  • 4
  • 5
Forth, za one sa razlčitim rasporedom vijuga...
Hmmm, pa tek sad povezeujm neke stvari, oduvek sam se pitao kako voze Python na ovom EPS32?
Pa mnogo prosto, prilagodili su CPU jezgro tacno tako da staje microPython unutra!

Isto kao sa Forth, Python je Interpreter i kompajler!

Quote:interactive REPL (Read-Evaluate-Print Loop). The REPL allows you to connect to a board and execute code quickly without the need to compile or upload code.
Konkretne perfomanse jezika Forth vs Python su verovatno na strani Forth-a ali ni ovo nije za bacanje, posebno za neke brzinske probe, pooooseeebno za TCP/IP ...

https://randomnerdtutorials.com/getting-...2-esp8266/

---

Hehe, mora da pocnemo da pravimo svoja CPU jezgra, ta jezgra moraju da imaju bar 100MMAC, tj 100 Miliona MACOLA Operacija u sekundi Smile
Tu se bukvalno postavlja ovakvo pitanje "Gospodine Macola, kakvo vama CPU jezgro odgovara kao iskusnom izenjeru da vase sprave koje kontrolise mozete da upravljate instrukcijama koje se izvrsavaju u jednom CPU taktu?" Smile
Nema problema, to se sedne i izmozga i zapakuje u ove DPU jedinice ...

---

Koliko vidim sa ovim microPython ovako bez specialnih trikova postizu na primer 2.4MHz toogle na GPIO, to je odlican rezultat uzimajuci u obizr da u Python moze da se pise Inline Assembler i da se neke kriticne funkcije tako rese.
ESP32 vrti interni clock do 240MHz na dva jezgra ...
Reply


Messages In This Thread
RE: Forth, za one sa razlčitim rasporedom vijuga... - by mikikg - 03-08-2019, 03:19 AM

Forum Jump:


Users browsing this thread: 3 Guest(s)