04-29-2017, 12:01 AM
PIC16F1827 HPWM Push-pull
|
04-29-2017, 12:12 AM
Aj okači ovde kod i hex pa da gledamo. Nešto si omašio.. Ni meni ne liči na sinus. Jeste da ima neke elemente al mi liči i na dva zeca između tri sise
Evo kod jeste u PicBasic ali nije tesko razumeti
Code: #CONFIG
04-29-2017, 12:35 AM
Ovo mi nije jasno
Code: CCP1CON.4 = DUTY.0 Prvo sta znaci ovo .0 i .1 i sta je "Duty" ?
04-29-2017, 12:44 AM
04-29-2017, 12:44 AM
Heh, dobro radi program, pogledajte "zeke" malo bolje
Overflow se desi za brojac posto je 8 bitni a koliko vidim u tablici za sinus si isao do 380, moze samo 0 - 255!
04-29-2017, 12:49 AM
Milane, da li su ti ovo u tabeli vrednosti od jednog ili dva bajta (character ili integer)?
04-29-2017, 12:56 AM
Znaci to je bio problem tacno da je tajmer2 8bit ja video moze da se podesi preskaler 1:4 i dobijam zeljeno vreme a upisom PR2=99 za maksimalni duty iznosi vrednost 400 zato sam u tabeli podsio 0-380 uopste nisam ramisljao da imam tajmer2 8bit.
Da nisam postavio sliku tesko da bih mogao da odgonetnem zasto imam ovo umesto sinusoide ovo je za mene bilo novo iskustvo jer do sada nisam koristio PWM modul. Hvala vam puno
04-29-2017, 01:04 AM
Testiranje sinusnog invertora je proslo ok sada se trebam malo igrati sa vrednostima LC filtera na izlazu kako bih dobio lepsi signal.
Trenutno imam 2uF kao filter i nije toliko losa sinusioda mada verujem da bi sa redno vezanom L dobio bolje rezultate. Kakvo jezgro treba koristiti za zavojnicu da li feritno ili gvozdeno od limova i da li to jezgro treba imati Gap ili ne.Noseca frekvencija je 20Khz pa predpostavljam da bih tu trebalo feritno ali nisam siguran.
05-02-2017, 02:14 PM
Trebalo bi da bude gapovano feritno jezgro u L/C filteru, tj vaze ista pravila kao i kod sinhronog Buck, mogu se koristiti "zuti" torusi iz ATX koji imaju distribuirani gap ili druga klasicna jezgra poput ETD gde sam ostavis gap izmedju polutki.
05-02-2017, 06:56 PM
Miki ti je savršeno tačno odgovorio na pitanje.
Ja ću malo šire da objasnim poreklo potrebe za gapovanim jezgrom. Ti ćeš za full-bridge računati zavojnicu kao za bilo koji sinhroni buck, s tim što full-bridge dodatno ima sposobnost da menja polaritet izlaza. Sve ostalo je isto. Kod noseće frekvencije od 20KHz, proračun ćeš napraviti prema željenoj I_ripple, kao i kod bilo kog buck. Spora promena za tih 10mS jednog mrežnog polutalasa je praktično skoro DC u odnosu na 20KHz. Bolje je staviti dva manja kalema iza full_bridge, pa tri konda iza njih, dva ka masi jedan između izlaza, jer onda imaš istovremeno potiskivanje i common mode smetnji. Isto se radi kao i za bilo koji full-bridge class-D pojačavač, samo se računa za nosilac od tvojih 20KHz. Dakle, možeš očekivati DC bias izlaznih kalemova i njegov iznos je određen maksimalnom očekivanom amplitudom (ne rms!) struje u jednom polutalasu. Tj. ako na primer praviš pretvarač za sinusnih 230Vac, 50Hz, tebi je amplituda napona oko 325Vpk. Ako ti najgori slučaj potrošača ima recimo 100R otpora, amplituda struje će ti dostići 3,25Apk i to je iznos struje koji još uvek ne sme zasititi izlazne kalemove, ako misliš da kalemovi imaju svoju svrhu. Filter je posebno koristan kod onih potrošača koji nisu termogenog karaktera i to posebno onih koji su kapacitativnog karaktera. Kod termogenih i induktivnih potrošača nećeš imati posebnih problema sa full-bridge jer struja je dimenzionisana: u prvom slučaju otporom potrošača i ima poznatu vrednost, dok kod induktivnog u svakom periodu pwm bude mala pa raste monotono. Kada na primer pogoniš neki motor koji ima pomoćni kondenzator, ili možda neki uređej koji ima sopstveni EMI filter, onda ti je opterećenje mosta kapacitativno i odlikuje se velikim udarnm strujama zbog strmih ivica pwm. To će filter svesti na optimalnu meru, ma koji potrošač bio iza... Kod onih žuto-belih toroida, iz starih ATX, možeš računati na od 150-do 300 amper navoja mogućeg DC bias, što jako zavisi od proizvođača jezgra. Opterećuješ polako pretvarač i osciloskopom pratiš struju mosta (preko nekog šenta ili preko strujnog trafoa koji sam napraviš) i ako vidiš jedan specifičan nagli porast struje pri kraju pwm impulsa u okolini maksimalnog pka izlazne veličine, onda ipak zasićuješ jezgro. Onda treba ili povećati jezgro, ili smanjiti broj ampernavoja na štetu veće I_ripple. Merenje DC bias je priča sama za sebe, prilično nezgodna oblast koja zahteva opreme u rangu cene dvospratne kuće. Na primer: https://www.google.rs/url?sa=t&rct=j&q=&...82hZAi6XxA Ima i jednostavnijih metoda za koje bi se uslovno reklo da mogu "završiti posao" bar u pristojnim granicama tolerancije, samo bi trebalo jezgra držati na 100*C tokom merenja: http://www.vk2zay.net/article/200 Najlakše je to ipak ispitati sa tim uređajem koji praviš, pod uslovom da jezgra nekim fenom dovedeš na možda 100*C temperature, sa najgorim uslovima potrošnje na izlazu. To će biti realni uslovi za kasniji trajni pogon. Imaš ti pravo taj full-bridge pokrenuti i fiksnim pwm sa samo jednim polaritetom, gde mu polako, korak po korak povećavaš pwm gde na maksimalnom opterećenju težiš da dostigneš amplitudu od 325V. Pratiš promenu nagiba struje u pojedinačnom impulsu pwm. Ukoliko se nagib naglo počne povećavati, to je prag saturacije jezgra. Pozdrav
05-02-2017, 07:01 PM
Evo i jednog teksta kog više nećete moći da nađete na netu:
609PET22.pdf (Size: 2,85 MB / Downloads: 24)
05-02-2017, 07:45 PM
Pozdrav.Macola je u jos nekoj temi pisao oko merenja DC bias ali sad neumem da nadjem gde mi je to pa ako se neko seca neka pise.Imam skoro sve na papiru sto je Macola pisao ali sad da me ubije neko ja ovo za DC Bias nemogu nemogu da nadjem
Macola hvala na detalno objasnjenje sada su stvari jasnije na koji nacin se odredjuje vrednost zavojnise.
Iz ovog teksta sam zakljucio da LC filter ide ispred trafoa a ne iza ukoliko koristimo klasican trafo kojim podizemo napon 12v-220v. Umom slucaju trafo ima srednji izvod 12v- 0 -12v sekundar 250v planirao sam da koristim push-pull zbog jednostavnosti mosfet drajvera koji sam izveo sa TC427 i 2x2 IRFZ44N ali koliko vidim nece moci to tako da radi. Imam velike gubitke na tranzistorima za vrlo kratko vreme tranzistori dostizu visoku temperaturu sa malim opterecenjem.Na gejtu imam oko 12v proverio osciloskopom znaci TC427 radi svoj posao ali mislim da ce morati da se to potera u Full-Bridge. Push-pull izgleda da nemoze da se izbori sa modulisanjem signala zato vecina ide na full-bridge jer to provereno radi. sema izlaznog dela invertora sve je uradjeno kako je na semi Inverter sine.PDF (Size: 31,18 KB / Downloads: 16)
05-03-2017, 12:01 AM
Pa Milane, dovoljan je opis koji sam u prethodnom tekstu dao da te uputi na dalje pretraživanje.
Na žalost, nauka o ponašanju feritnih i praškastih jezgara, pod DC bias, gde je superponirana neka relativno visoka učestanost (ono tipično za SMPS), je tako kompleksna da te mozak zaboli, a merenje sa vrlo pouzdanim rezultatima ništa manje gadno. Prvo, sve veoma zavisi od temperature, onda gubici zavise i od temperature, od samog DC bias, te od frekvencije nosioca. Sama granica DC bias zavisi i od geometrije namotaja i jezgra. I tako dalje i tako dalje... Za naše amaterske potrebe i potrebe nižih serija, bolje je naći okvirne vrednosti pa onda preterati sa performansama u izvesnim granicama. Opšte pravilo bi bilo da uvek računaš na kondicione uslove pri 100*C, što je inače i prilično uobičajen slučaj. Ako ti treba pristojno ponašanje sa često očekivanim kratkim spojevima, onda su bolja praškasta toroidna jezgra jer imaju monotonu krivu saturacije i ima se više slobode u projektovanju zaštita ako su sporijeg tipa. Na žalost, praškasta jezgra obično nemaju nikakvu oznaku osim jedne ili dve boje kojim su presvučena, gde čak i ako naručiš od nekog distributera ne mora da bude ono što je pisalo na sajtu. Tu se onom buck metodom (buck sa kratko spojenim izlazom, praktično staircase saturacija) koju sam linkovao u nekom od prethodnih postova (Alan's Lab) sa ugrejanim jezgrom, DC bias može proveriti u granicama od okvirno +-10-15%, što je sasvim dovoljno dobro za upotrebu. Nasuprot njima, obična jezgra iz dve polutke, ako su Epcos ili TDK, dosta lako se mogu koristiti zahvaljujući besplatnom alatu MDT, koji se može skinuti na Epcos sajtu. Ona imaju daleko strmiju saturacionu krivu, te zaštita od preopterećenja mora biti brza, praktično od impulsa do impulsa. Neće ti previše pomoći čitanje nekoliko mojih postova o tome jer to nije dovoljno za potpuno savladavanje teme o DC bias, ali ovo što sam napisao i pomenuo od alata je sasvim dovoljno ako ne projektuješ neku veliku seriju gde se mora uštedeti svaki gram jezgra... Za tvoj slučaj je čini mi se daleko pametnije upotrebiti neko od jevtinih EE ili EI feritnih jezgara, upravo od Epcos, TDK ili možda Kaschke (ima dosta vrlo paralelnih gabarita jezgra i materijala sa paralelnim osobinama, te se može upotrebiti Epcosov MDT). Tebi su naponi na FB, ukoliko radiš sa 325VDC, toliki da je sasvim nepraktično motati powder toroide, jer ti treba mnogo navojaka i problem je izolacija. Tu su u prednosti EE jezgra, gde motanje bude jednostavno i lako, i gap se lako namesti na potreban. Na primer staro dobro jezgro E42 od N27, koje se može na puno mesta kod nas kupiti (ITC, Retam...), kao prigušnica za tvoj uređaj može operisati sa više od 400VA izlaza. Ukoliko radiš FB na niskom naponu, kojim pobuđuješ step-up gvozdeni trafo, onda za filter ti bivaju najpraktičniji upravo storage powder toroidi, no tu već nemaš pouzdanih alata za računanje, pošto nemaš pouzdanu oznaku jezgra, osim ako naručiš baš od izvornog proizvođača... Tu je pametno na primer kupiti neki od gotovih storage kalemova jer uz njih ide i podatak o L i saturacionoj struji na 100*C. Na primer imaš recimo kalem na powder toroidu sa recimo 100uH i deklarisanih 3A dc struje. Takav bude na R27 i ima tipično oko 50-tak navojaka. To ti odmah govori da ti je bezbedno 150 ampernavoja za vrlo pouzdanu upotrebu u kompletnom temperaturnom rasponu. Ako treba premotaš ih po želji a broj ampernavojaka uvažiš pri tome. Lako bi to bilo izračunati i za ATX jezgra, da nije težak lažnjak oznaka o strujama i snazi tih napajanja za kompove. Ti podaci su u najvećem broju slučajeva obično s*anje i možeš računati tek na oko pola napisanog stanja u kontinualnom radu... Tu se kinezi gađaju sa amperima i vatima, kao mladi auto mehaničari sa konjskim snagama kad budže jugića :-) Daleko bilo kad bi računar trošio kontinualnih 350-500W! Prvo bi račun za struju bio kao kada bi žena peglala 24h/7d, a drugi izvor grejanja u sobi ne bi bio potreban za zimu :-). He he, seti se da sijalica od 100W odgaji punu kutiju pilića :-) Tako ti je to sa powder toroidima koji nemaju oznaku. (napraviš ono kao Alan's Lab , izmeriš pa upotrebiš tek onda). Pozdrav druže, Macola
Ukoliko uspem da resim problem zasto se prekomerno greju tranzistori da li ovako treba vezati LC fiter kada se radi Push-Pull ili srednju tacki izmedju dva kondenzatora treba povezati sa srednim izvodom trafoa.
Inverter sine.PDF (Size: 35,63 KB / Downloads: 24)
05-03-2017, 07:01 AM
Malo smo izmesali stvari, ti si mislio na Push-Pull a Macola i ja na Full-Bridge, ne moze tako da se veze filter, u sustini je tako ali kada imas Full-Bridge, ti sa Push-Pull imas samo pola mosta.
05-03-2017, 07:57 AM
Da li postoji sansa da sinusni invertor pokrenem u push-pull i kako se kod ove topologije vezuje LC filter.
|
« Next Oldest | Next Newest »
|
Users browsing this thread: 11 Guest(s)