Imam jednog Crystek-a mozda ga i otvorim da vidim sta je unutra, pa bi mozda tako rasklopljen mogao da se smesti u ovu peckicu, zato i hocu da probam iskljucivo me peckica sada zanima, oscilator manje vise za sada. A ova peckica sto si smislio mi deluje jako mocno, dobile bi se dve stvari u isto vreme i vref i ocxo ako bi oven radio kako treba. I uopste mi nije bitnan koji je tacan vref i koja je tacna frekvencija nego da temperatura kutijice bude konstantna, recimo 65 C pa vref nek stoji na nekoj vrednosti zavisno od te fiksne temperature i frekvencija takodje na nekoj fiksnoj frekvenciji ne mora da bude tacno 12MHz bitno mi je da nece driftovati dalje zbog promena temperature ni vref ni xo ako bi kutijica bila zakucana na 65 C. Oklop cu da smislim, od tankog bakra moze da se napravi unutrasnji oklop i na njega da se zalemi tranzistor tj oklop bi se lemio direktno na pcb sa obe strane pcb-a i onda neka izolacija izmedju da unutrasnji oklop ne dira spoljasnji oklop, spoljasnji oklop moze onako kako sam hteo u dva tri posta unazad na drugi pcb gde se lemi spoljni oklop napravljen od alu pcb sa silk tekstom. Samo neka moja vizija, za sad manje vise nebitan spoljni oklop i XO. : )
Ovo moje je asinhrono tj ja ga koristim iskljucivo u modu 3 gde je skroz asinhron i trazi samo jedan kristal na ulazu 12MHz ili eksterni klok. i samo taj jedan klok mi je vazan da ne driftuje levo i desno, neka je na bilo kojoj frekvenciji priblizno 12MHz nije mi uoste bitno koliko mi je bitno da ta frekvencija ne seta, e sa tog onda asinhronog SRC dalje klok ide po sklopovima jer taj ASRC ima mclk izlaz i vec ga koristim za ct7601 a hteo bi i za drugi ct7302 i za dsp i tu sam prvo hteo da sa nekim zero delay baferom da ovaj mclk iz prvog ct7302 nekako razdelim na (dva izlaza clk x1 i dva izlaza clk/2) znaci trebao bi da pronadjem XO 24MHz da bi mogao da delim na 2 da dobijem 12MHz nekoliko komada a za dsp ne znam jos uvek sta da radim jer mi za njega treba 12.288MHz, tu bi mogao umesto zero delay bafera da dodje LMK kao mozda najbolje resenje, i onda bi fakticki meni trebao samo jedan master klok sa tim nekim sklopom deliteljom koji bi prosledio dalje na sve ove sklopove znaci dva puta ct7302 za 12MHz, jedan 12MHz za ct7601 i treba mi jos 12.288MHz za dsp i to je to sto se kloka tice.
sva tri contrue-a imaju zanimljiv delitelj frekvencije koji moze fino da se podesi kroz tih 24 bita setings prostora u registru, 5 bitova je integer i 19 bitova fractional, na primer za 288MHz sa 12MHz je potrebno uneti ta tri bajta (c0 00 00) u register na primer: 288Mhz = 12Mhz * (0xc00000/2^19)
Ovo moje je asinhrono tj ja ga koristim iskljucivo u modu 3 gde je skroz asinhron i trazi samo jedan kristal na ulazu 12MHz ili eksterni klok. i samo taj jedan klok mi je vazan da ne driftuje levo i desno, neka je na bilo kojoj frekvenciji priblizno 12MHz nije mi uoste bitno koliko mi je bitno da ta frekvencija ne seta, e sa tog onda asinhronog SRC dalje klok ide po sklopovima jer taj ASRC ima mclk izlaz i vec ga koristim za ct7601 a hteo bi i za drugi ct7302 i za dsp i tu sam prvo hteo da sa nekim zero delay baferom da ovaj mclk iz prvog ct7302 nekako razdelim na (dva izlaza clk x1 i dva izlaza clk/2) znaci trebao bi da pronadjem XO 24MHz da bi mogao da delim na 2 da dobijem 12MHz nekoliko komada a za dsp ne znam jos uvek sta da radim jer mi za njega treba 12.288MHz, tu bi mogao umesto zero delay bafera da dodje LMK kao mozda najbolje resenje, i onda bi fakticki meni trebao samo jedan master klok sa tim nekim sklopom deliteljom koji bi prosledio dalje na sve ove sklopove znaci dva puta ct7302 za 12MHz, jedan 12MHz za ct7601 i treba mi jos 12.288MHz za dsp i to je to sto se kloka tice.
sva tri contrue-a imaju zanimljiv delitelj frekvencije koji moze fino da se podesi kroz tih 24 bita setings prostora u registru, 5 bitova je integer i 19 bitova fractional, na primer za 288MHz sa 12MHz je potrebno uneti ta tri bajta (c0 00 00) u register na primer: 288Mhz = 12Mhz * (0xc00000/2^19)