03-31-2024, 06:17 PM
Eh, nekim slučajem mi je to sve zatrebalo kada sam krenuo da radim neke projekte koji su zahtevali:
- Tme Sensitive Networking - TSN
- Synhronuous Ethernet - SynchE
- GPS 1PPS - - Vremenska sinhronizacija
- IEEE 1588v2 PTP - Vremenska sinhronizacija
- IEEE 802.1as gPTP - Nadogradjen PTP-a
- NTPd - Starija verzija protokola za sinhronizaciju, zbog kompatibilnosti
- Prallel Redudancy Protocol - PRP
- High-availability Seamless Redundancy - HSR
- I šlag na tortu sa IEC 61850 postavkom, MMS, GOOSE i famozni Sampled Values (SV) koji se na kraju šalju na Ethernet mrežu kad izmeri 48 kanala sa A/D konvertera pri 4KSPS
Onda skontaš da je to sve užasno zavisno od ***** oscilatora koji turiś u tu spravu + da može da se "puluje" +/- i da se sinhronizuje sa tamo nekim Grand Mater Clock preko ethernet mreže.
Do skora je to bio isključivo teren za FPGA, stim što sad ima nekih drugih rešenja koja ne podrazumevaju FPGA a da ostanu sve ostale ove stvari koje se traže i tu su "baje" ovi LMK čipovi koji rade sinhronizaciju dva neka vremenska domena, plus dodatno super fino trimovanje PLL i control-loop parametara za potrebe "jitter cleaner-a".
Tu ima taj IEEE 1588v2 protokol koji buta preko mrežne kartice i razmenjuje informacije o delay i radi sinhronizaciju svog clock sa nekim udaljenim Grand Mater i imaš informaciju koliko je tvoj clock pomeren u odnosu na GM i na osnovu toga može da se uradi fina korekcija PLL-a tako da glavni oscilator preko LMK daje tačnih na primer 25.000000MHz na svom izlazu i tako se onda ceo sistem koji se tu pokreće od CPU-a preko mrežnih kartica i ostalo taktuje SINHRONIZOVANOM i TAČNOM frekvencijom i nadalje se onda SVE SLAŽE po onim gore zahtevima kada je sistem tako sinhronizovan.
- Tme Sensitive Networking - TSN
- Synhronuous Ethernet - SynchE
- GPS 1PPS - - Vremenska sinhronizacija
- IEEE 1588v2 PTP - Vremenska sinhronizacija
- IEEE 802.1as gPTP - Nadogradjen PTP-a
- NTPd - Starija verzija protokola za sinhronizaciju, zbog kompatibilnosti
- Prallel Redudancy Protocol - PRP
- High-availability Seamless Redundancy - HSR
- I šlag na tortu sa IEC 61850 postavkom, MMS, GOOSE i famozni Sampled Values (SV) koji se na kraju šalju na Ethernet mrežu kad izmeri 48 kanala sa A/D konvertera pri 4KSPS
Onda skontaš da je to sve užasno zavisno od ***** oscilatora koji turiś u tu spravu + da može da se "puluje" +/- i da se sinhronizuje sa tamo nekim Grand Mater Clock preko ethernet mreže.
Do skora je to bio isključivo teren za FPGA, stim što sad ima nekih drugih rešenja koja ne podrazumevaju FPGA a da ostanu sve ostale ove stvari koje se traže i tu su "baje" ovi LMK čipovi koji rade sinhronizaciju dva neka vremenska domena, plus dodatno super fino trimovanje PLL i control-loop parametara za potrebe "jitter cleaner-a".
Tu ima taj IEEE 1588v2 protokol koji buta preko mrežne kartice i razmenjuje informacije o delay i radi sinhronizaciju svog clock sa nekim udaljenim Grand Mater i imaš informaciju koliko je tvoj clock pomeren u odnosu na GM i na osnovu toga može da se uradi fina korekcija PLL-a tako da glavni oscilator preko LMK daje tačnih na primer 25.000000MHz na svom izlazu i tako se onda ceo sistem koji se tu pokreće od CPU-a preko mrežnih kartica i ostalo taktuje SINHRONIZOVANOM i TAČNOM frekvencijom i nadalje se onda SVE SLAŽE po onim gore zahtevima kada je sistem tako sinhronizovan.